«Двухразрядный регистр с отключением»



Скачать 53.98 Kb.
Дата13.02.2013
Размер53.98 Kb.
ТипКурсовая


Московский государственный институт электроники и математики

(технический университет)

Кафедра ИКТ

Курсовая работа

по дисциплине «Моделирование»

на тему:

«Двухразрядный регистр с отключением»

вариант №9

Выполнил: студент группы С-75

Бармаков Г.Г.
Проверила:

Гоманилова Н. Б.


Содержание


Содержание 2

1. Рабочее задание 3

1.1 Заданная схема ЦУ 3

1.2 Временная диаграмма для входов: 4

1.3 Принцип работы: 4

1.4 Требуется сделать: 4

2. Анализ рабочего задания 5

2.1 Анализ схемы 5

2.2 Схема после исправлений 5

2.3 Анализ временной диаграммы 6

3. Логическое моделирование 7

3.1 Схема ЦУ, представленная в базовых элементах 7

3.2 Описание схемы на ЯЗОС АМПИР 8

3.3 Результаты логического моделирования 9

4. Разработка обнаруживающего теста 10

4.1 Оценка полноты входной последовательности как теста по временной диаграмме 10

4.2 Нумерация элементов 11

4.3 Номера входов элементов схемы 11

4.4 Разработка теста до заданной полноты 12

4.4.1 Начало 12

4.4.2 Третий такт 14

4.4.3 Четвертый такт 16

4.4.4 Пятый такт 18

4.4.5 Шестой такт 20

4.4.6 Дальнейшие такты 22

5. Выводы по проделанной работе 24

6. Список использованной литературы 25



1.Рабочее задание

1.1Заданная схема ЦУ





1.2Временная диаграмма для входов:





1.3Принцип работы:


  1. Все переключения осуществляются по переднему фронту

  2. В схеме осуществляется переключение между 2 независимыми двухразрядными регистрами

  3. На выход биты выдаются попеременно через буфер с Z-состоянием



1.4Требуется сделать:


Смоделировать схему, исправить ее и обеспечить тем самым работоспособность.

Сделать обнаруживающий тест для одиночных ошибок с максимальной полнотой.

2.Анализ рабочего задания

2.1Анализ схемы


Схема предсталяет из себя два двухразрядных регистра с отключаемыми выходами.

Во-первых, объединенные с помощью исключающего ИЛИ входы регистров подключаются по отдельности. Для устранения возникающего соревнования фронтов на каждый вход ставится элемент задержки.

За отсутствием в среде МОЗАИКА элемента 2И-ИЛИ используется 2И-ИЛИ-НЕ с инвертором после него.

2.2Схема после исправлений





2.3Анализ временной диаграммы


Временная диаграмма не нуждается в модификации; сигналы K и KM были переименованы в BitSelect и RegSelect


3.Логическое моделирование

3.1Схема ЦУ, представленная в базовых элементах


3.2Описание схемы на ЯЗОС АМПИР



схема

1: 533ТМ2(1,P27,C1,1,T1,P12)

2: 533ТМ2(1,P28,C1,1,T2,P14)

3: 533ТМ2(1,P29,C2,1,T3,P16)

4: 533ТМ2(1,P30,C2,1,T4,P18)

5: 533ЛР11.2(T1,!RegSelect,T3,RegSelect,P19)

6: 533ЛР11.2(T2,!RegSelect,T4,RegSelect,P20)

7: 533ЛР1(RegSelect,!RegSelect)

8: 533ЛР1(P19,OUTbit1)

9: 533ЛР1(P20,OUTbit2)

10: 533ЛП8(OUTbit1,!BitSelect,OUT1)

11: 533ЛП8(OUTbit2,BitSelect,OUT2)

12: 533ЛР1(BitSelect,!BitSelect)

13: 533ЛЛ1(A,0,P27)

14: 533ЛЛ1(B,0,P28)

15: 533ЛЛ1(D,0,P29)

16: 533ЛЛ1(E,0,P30)

X1/1: ВХ(1)

X1/2: ВХ(0)

X1/3: ВХ(A)

X1/4: ВХ(B)

X1/5: ВХ(D)

X1/6: ВХ(E)

X1/7: ВХ(C1)

X1/8: ВХ(C2)

X2/9: ВХ(RegSelect)

X2/10: ВХ(BitSelect)

X2/11: ВЫХ(OUT2)

X2/12: ВЫХ(OUT1)

X2/13: ВЫХ(P12)

X2/14: ВЫХ(P14)

X2/15: ВЫХ(P16)

X2/16: ВЫХ(P18)

$

3.3Результаты логического моделирования





Как видно из результата, схема работает корректно.

4.Разработка обнаруживающего теста

4.1Оценка полноты входной последовательности как теста по временной диаграмме





Из полученного результата видно, что тест не является оптимальным. Необходимо построить оптимальный тест.

4.2Нумерация элементов



Нумерация элементов определяется из описания схемы на языке ЯЗОС.




4.3Номера входов элементов схемы


Номера входов для всех элементов данной схемы сортируются по порядку сверху вниз, слева направо.

4.4Разработка теста до заданной полноты

4.4.1Начало


Изначально полнота равна 0. Первые 2 такта используются для установки всех триггеров в 1; считывается первый бит первого регистра:










Обнаруживаются ошибки «0» на прямом выходе 3 триггера и «1» на входе 8 элемента, а также все ошибки «1» на неиспользуемых (но требуемых Мозаикой) инверсных выходах триггеров

4.4.2Третий такт


На вывод подается второй бит первого регистра, состояние триггеров не меняется:










Устраняются ошибки «0» для прямого (№5) выхода 4 триггера и ошибка «1» для входа элемента 9

4.4.3Четвертый такт


На вывод подается первый бит второго регистра, состояние триггеров не меняется:










Устраняются ошибки «0» для прямого выхода (№5) первого триггера, также обнаружены все ошибки «1» инверторов 12 и 7

4.4.4Пятый такт


На вывод подается второй бит второго регистра, состояние триггеров не меняется:










Обнаруживается ошибка «0» для прямого выхода 2 триггера

4.4.5Шестой такт


Все триггеры переключаются в 0, на выход подается 1 бит первого регистра:










Обнаруживаются ошибки «1» на входах данных триггеров и всех входах повторителей.

4.4.6Дальнейшие такты


График входных последовательностей для всех тактов:


Ошибки части элементов не обнаруживаются из-за того, что соответствуют выходному Z-состоянию или разъемам:





График аттестации итогового теста не содержит горизонтальных участков кроме 1 такта:




5.Выводы по проделанной работе



В работе проведено исправление и логическое моделирование заданной схемы – двухразрядных регистров с отключением, а также построен тест, обнаруживающий все возможные обнаружимые одиночные ошибки за 16 тактов.

6.Список использованной литературы


1. Гоманилова Н. Б., Погодин В. Н. “Методические указания к выполнению курсовой работы по дисциплине “Моделирование” / Моск. гос. ин-т электроники и математики; М., 2005, 34 с.


Москва 2012

Похожие:

«Двухразрядный регистр с отключением» icon14. международные и региональные морские организации 14 классификационные общества
Американский регистр судоходства American Bureau of Shipping Английский регистр судоходства Ллойд Lloyd's Register of Shipping
«Двухразрядный регистр с отключением» iconГосударственный регистр населения
Основные положения создания автоматизированной системы «Государственный регистр населения» 6
«Двухразрядный регистр с отключением» iconКто осуществляет технический надзор судов? Права и обязанности. Квалификационное общество (регистр)
Регистр является государственным органом, осуществляющим технический надзор и классификацию морских судов независимо от их ведомственной...
«Двухразрядный регистр с отключением» iconОхранные и сервисные функции сигнализации
Встроенный двухуровневый датчик удара с дистанционной регулировкой чувствительности и отключением
«Двухразрядный регистр с отключением» iconЕвгения споялэ 2006 Регистр аккркдитованных органов по оценки соответствия по состоянию на 01. 02. 2006
Регистр аккркдитованных органов по оценки соответствия по состоянию на 01. 02. 2006
«Двухразрядный регистр с отключением» iconНа собрании столичного жилищного кооператива Jubilejas «ушли» законно избранное правление Главные фигуранты майского «путча» в Плявниеках — Регистр предприятий, оскандалившийся глава кооператива и охранная фирма. Инна харланова
Главные фигуранты майского «путча» в Плявниеках — Регистр предприятий, оскандалившийся глава кооператива и охранная фирма
«Двухразрядный регистр с отключением» iconПредставления сведений, вносимых в российский регистр

«Двухразрядный регистр с отключением» iconМатематические методы в экономике nn регистр. Фамилия И. О. 1 2 3 Сумма Порядок баллов зачисления

«Двухразрядный регистр с отключением» iconРегистрационный код Наименование гидротехнического сооружения
Письма Ростехнадзора/Росводресурсов о внесении информации в российский регистр гтс
«Двухразрядный регистр с отключением» iconРегистр подготовки и повышения квалификации должностных лиц гражданской обороны Иркутского государственного технического университета на 2009 уч год

Разместите кнопку на своём сайте:
ru.convdocs.org


База данных защищена авторским правом ©ru.convdocs.org 2016
обратиться к администрации
ru.convdocs.org