Делитель частоты на 7 на d-триггерах



Скачать 52.98 Kb.
Дата24.10.2012
Размер52.98 Kb.
ТипКурсовая


Московский государственный институт электроники и математики

(технический университет)

Кафедра ИКТ

Курсовая работа по дисциплине «Информатика» на тему
«Делитель частоты на 7 на D-триггерах»


Курсовую работу выполнила

студентка группы С-14

Свиридова Анна


Проверил:

Сафонов С.Н.

Москва - 2009


Аннотация
В работе рассматривается устройство триггеров и счетчиков, их принцип работы и применение. Конечным результатом является представление информации о делителе частоты на семь на D-триггерах. Рассмотрены D-триггеры и делители на их основе. Разработана функциональная схема делителя частоты на 7.

Содержание




1.Теоретическая часть…………………………………………………………………………4
1.1 Триггеры………………………………………………………………………………...4
1.2 D-триггер………………………………………………………………………………..4
1.3 Асинхронный счётчик на D-триггерах………………………………………………..5
2.Практическая часть…………………………………………………………………………..7

2.1 Функциональная схема делителя частоты на 7……………………………………….7
2.2 Временные диаграммы делителя частоты на 7……………………………………….7
Список используемой литературы……………………………………………………………8




Триггеры
Триггер - это устройство последовательного типа с двумя устойчивыми состояниями равновесия, предназначенное для записи и хранения информации. Под действием входных сигналов триггер может переключаться из одного устойчивого состояния в другое. При этом напряжение на его выходе скачкообразно изменяется.
В цифровой технике приняты следующие обозначения входов триггеров:

S - раздельный вход установки в единичное состояние (напряжение высокого уровня на прямом выходе Q);

R - раздельный вход установки в нулевое состояние (напряжение низкого уровня на прямом выходе Q);

D - информационный вход (на него подается информация, предназначенная для занесения в триггер);

C - вход синхронизации. Используется в синхронных триггерах.
По функциональным возможностям триггеры разделяют на следующие классы:

- с раздельной установкой состояния 0 и 1 (RS-триггеры). Если триггер является синхронным - добавляется вход синхронизации С.;

- универсальные (JK-триггеры);

- с приёмом информации по одному входу D (D-триггеры, или триггеры задержки);

- со счётным входом Т (Т-триггеры).

Каждый тип триггера имеет собственную таблицу ( таблицу состояний). Выходное состояние триггера обычно обозначают буквой Q. Индекс возле буквы означает состояние до подачи сигнала (t) или после подачи сигнала (t+1).

Понятие о D-триггере
D-триггер (D от англ. delay — задержка)— запоминает состояние входа и выдаёт его на выход. D-триггеры имеют, как минимум, два входа: информационный D и синхронизации С.
Сохранение информации в D-триггерах происходит в момент прихода активного фронта на вход С. Так как информация на выходе остаётся неизменной до прихода очередного импульса синхронизации, D-триггер называют также триггером с запоминанием информации. Рассуждая чисто теоретически, D-триггер можно образовать из любых RS- или JK-триггеров, если на их входы одновременно подавать взаимно инверсные сигналы.

Так, например, для запоминания 32 бит информации с параллельной шины, используют 32 D-триггера и объединяют их входы синхронизации для управления записью информации в защёлку, а 32 D входа подсоединяют к шине. [2].



Рис. 1. Условное графическое обозначение D-триггера.

Как видно из таблицы, этот триггер способен запоминать по синхросигналу и хранить один бит информации.



Табл. 1. Таблица состояний D-триггера.
Асинхронные счетчики на D-триггерах
Счетчиками в цифровой технике называются специальные устройства, позволяющие подсчитывать число поступивших на вход импульсов. Понятие “счетчик импульсов” тесно связано с понятием “делитель частоты”.[3].

Рис. 2. Деление частоты
Вариант делителя частоты приведен на рис. 3. Он построен на D-триггере. Чтобы перевести D-триггер в счетный режим, нужно соединить инверсный выход триггера Q с его D-входом, так как это показано на рис. 3. Теперь, если подать сигнал на вход С, такая схема тоже будет работать как делитель. Выходной сигнал такого делителя снимается с выхода Q триггера.
Подробная работа этой схемы.

После включения триггер установился в единичное состояние. Это означает, что на инверсном выходе триггера (Q) присутствует логический ноль. Этот ноль поступает на D-вход. При подаче на вход делителя некоторого цифрового сигнала, такого же, какой был подан в предыдущем случае (см. рис. 2), по фронту первого входного импульса D-триггер перейдет в нулевое состояние, так как на его D-входе сигнал логического нуля. После этого на инверсном выходе триггера установится логическая единица. Поэтому по фронту следующего входного импульса триггер переключится в единичное состояние. И так далее.

Рис. 3. Простейший делитель частоты.

Делители широко используются в цифровой технике. Цепочка последовательно соединенных D-триггеров позволяет получить сигналы требуемой частоты путем деления импульсов задающего генератора.

Пример. Соединенные последовательно два делителя позволят получить сигнал с частотой в четыре раза меньшей, чем входная. Трехкаскадный делитель (три последовательно соединенных D-триггера) дадут деление на восемь. Четыре каскада будут делить на шестнадцать. И так далее.

На рис. 4 изображена схема четырехкаскадного делителя частоты на D-триггерах. Импульсы тактового генератора поступают на вход первого каскада деления. Если частота сигнала на входе равна f, то на выходах делителя формируются сигналы со следующими частотами:

Q0 — f/2;          Q1 —f/4;           Q2 —f/8;               Q3 — f/16.



Рис. 4. Четырехкаскадный делитель частоты.

Делитель частоты на семь


Рис. 5. Функциональная схема делителя частоты на 7.


Рис. 6. Временные диаграммы делителя частоты на 7.


Список литературы.

1. Информатика. Базовый курс, 5-е издание (О. А. Акулов, Н. В. Медведев: Омега-Л, 2007 г.);
2. http://ru.wikipedia.org/wiki/; D-триггеры;
3. http://cxem.net/beginner/beginner18.php; Электронные счетчики и делители частоты.



Похожие:

Делитель частоты на 7 на d-триггерах iconДелитель частоты на 7 на d-триггерах
В работе рассматривается устройство триггеров и счетчиков, их принцип работы и применение. Конечным результатом является представление...
Делитель частоты на 7 на d-триггерах iconДелитель частоты до 1ГГц
Делитель можно конструктивно оформить как переходник между входным гнездом и кабелем к источнику сигнала либо встроить в имеющийся...
Делитель частоты на 7 на d-триггерах iconЛабораторная работа №1 «Счетчики импульсов» Отчёт
...
Делитель частоты на 7 на d-триггерах iconКурсовая работа по дисциплине «Информатика»
В данной работе рассматривается устройство триггеров и счетчиков, их принцип работы и применение. Конечным результатом является представление...
Делитель частоты на 7 на d-триггерах iconЭлектронные музыкальные инструменты а. Маргулис, Ю. Парыгин делитель частоты многоголосного эми
Первое заставляет увеличивать частоту задающего генератора (построенного нередко на квар­цевом резонаторе) вместе с коэффициентами...
Делитель частоты на 7 на d-триггерах iconПрограмма дисциплины «математика»
Натуральные числа (N). Простые и составные числа. Делитель, кратное. Наибольший общий делитель, наименьшее общее кратное
Делитель частоты на 7 на d-триггерах iconМатематика основные математические понятия и факты
Натуральные числа (N). Простые и составные числа. Делитель, кратное. Наибольший общий делитель, наименьшее общее кратное
Делитель частоты на 7 на d-триггерах iconАрифметика, алгебра
Натуральные числа. Простые и составные числа. Делитель, кратное. Наибольший общий делитель. Наименьшее общее кратное
Делитель частоты на 7 на d-триггерах icon«Наибольший общий делитель»
Наибольший общий делитель двух чисел, одно из которых делится на второе, равен меньшему числу
Делитель частоты на 7 на d-триггерах icon«Наибольший общий делитель»
Наибольший общий делитель двух чисел, одно из которых делится на второе, равен меньшему числу
Разместите кнопку на своём сайте:
ru.convdocs.org


База данных защищена авторским правом ©ru.convdocs.org 2016
обратиться к администрации
ru.convdocs.org